

# Architettura degli Elaboratori(solo tabelle e formule)

#### 1-Esercizi CPU

- 1.1-Divisione in bit delle istruzioni
- 1.2-Numeri dei registri
- 1.3-Segnali ALU
- 1.4-Segnali attivi per ogni istruzione
- 1.5-Circuito completo(no pipeline)

### 2-Pipeline

2.1-Dove si applica il forwarding

#### 3-Cache

- 3.1-Direct-Mapped
- 3.2-Set-associative
- 3.3-Riempire i campi di una linea

3.3.1-Tipi di miss

## 1-Esercizi CPU

### 1.1-Divisione in bit delle istruzioni

| Nome                    |       |       | Ca    | mpi                 | Commenti          |       |                                                                                  |
|-------------------------|-------|-------|-------|---------------------|-------------------|-------|----------------------------------------------------------------------------------|
| Dimensione<br>del campo | 6 bit | 5 bit | 5 bit | 5 bit 5 bit 6 bit   |                   | 6 bit | Tutte le istruzioni MIPS sono a 32 bit                                           |
| Formato R               | ор    | rs    | rt    | rd shamt funct      |                   | funct | Formato delle istruzioni aritmetiche                                             |
| Formato I               | ор    | rs    | rt    |                     | indirizzo / costa | nte   | Formato delle istruzioni di trasferimento dati di salto condizionato e immediate |
| Formato J               | ор    |       | indir | zzo di destinazione |                   |       | Formato delle istruzioni di salto incondizionato                                 |

### 1.2-Numeri dei registri

Registi totali: Registri utili:

| Registro       | Numero         |
|----------------|----------------|
| \$at           | 1              |
| \$v0           | $\overline{2}$ |
| $v_1$          | 3              |
| \$a0           | $\frac{3}{4}$  |
| \$a1           | 5              |
| \$a2           | 6              |
| \$a3           | 7              |
| \$t0           | 8              |
| \$t1           | 9              |
| \$t2           | 10             |
| \$t3           | 11             |
| <b>\$</b> t4   | 12             |
| \$t5           | 13             |
| <b>\$</b> t6   | 14             |
| \$t7           | 15             |
| s0             | 16             |
| s1             | 17             |
| s2             | 18             |
| s3             | 19             |
| s4             | 20             |
| ss5            | 21             |
| s <sub>7</sub> | 22             |
| ss8            | 23             |
| \$t8           | 24             |
| <b>\$</b> t9   | 25             |
| k0             | 26             |
| \$kl           | 27             |
| p              | 28             |
| p              | 29             |
| fp             | 30             |
| ra             | 31             |

| Registro | Numero |
|----------|--------|
| \$at     | 1      |
| \$v0     | 2      |
| \$a0     | 4      |
| \$t0     | 8      |
| s0       | 16     |

# 1.3-Segnali ALU

| Istruzione           | ALU | JOP | Campo funct |   | Segnali ALU | Operazione |   |      |                      |
|----------------------|-----|-----|-------------|---|-------------|------------|---|------|----------------------|
| lw e sw              | 0   | 0   | _           | _ | _           | _          | _ | 0010 | ADD                  |
| beq                  | _   | 1   | _           | _ | _           | _          | _ | 0110 | SUB                  |
| add                  | 1   | _   | _           | 0 | 0           | 0          | 0 | 0010 | ADD                  |
| $\operatorname{sub}$ | 1   | _   | _           | 0 | 0           | 1          | 0 | 0110 | SUB                  |
| and                  | 1   | _   | _           | 0 | 1           | 0          | 0 | 0000 | AND                  |
| or                   | 1   | _   | _           | 0 | 1           | 0          | 1 | 0001 | OR                   |
| slt                  | 1   | _   | _           | 1 | 0           | 1          | 0 | 0111 | $\operatorname{SLT}$ |

# 1.4-Segnali attivi per ogni istruzione

| Istruzione | RegDst | RegWrite | ALUSrc | ALUOp [1] | ALUOp [0] | MemRead | MemWrite | MemToReg | Branch | Jump |
|------------|--------|----------|--------|-----------|-----------|---------|----------|----------|--------|------|
| Tipo R     | 1      | 1        | 0      | 1         | -         | -       | 0        | 0        | 0      | 0    |
| Tipo I     | 0      | 1        | 1      | 1         | -         | -       | 0        | 0        | 0      | 0    |
| lw         | 0      | 1        | 1      | 0         | 0         | 1       | 0        | 1        | 0      | 0    |
| SW         | -      | 0        | 1      | 0         | 0         | 0       | 1        | -        | 0      | 0    |
| beq        | -      | 0        | 0      | -         | 1         | -       | 0        | -        | 1      | 0    |
| j          | -      | 0        | -      | -         |           | -       | 0        | -        | -      | 1    |

# 1.5-Circuito completo(no pipeline)



# 2-Pipeline

# 2.1-Dove si applica il forwarding

| $\mathrm{Dopo} \rightarrow$ |                                 | Operazione                      | Salto                              |                                 |  |
|-----------------------------|---------------------------------|---------------------------------|------------------------------------|---------------------------------|--|
| Prima                       | lw                              | matematica o logica:            | condizionato                       | $\mathbf{sw}$                   |  |
| <b>↓</b>                    |                                 | add, sub, and                   | Condizionato                       | l                               |  |
| lw                          | $\mathrm{mem} \to \mathrm{exe}$ | $\mathrm{mem} \to \mathrm{exe}$ | $\mathrm{mem} \to \mathrm{decode}$ | $\mathrm{mem} \to \mathrm{mem}$ |  |
| Operazione                  |                                 |                                 |                                    |                                 |  |
| matematica o logica:        | $\mathrm{exe} 	o \mathrm{exe}$  | $\mathrm{exe} \to \mathrm{exe}$ | $\mathrm{exe} \to \mathrm{decode}$ | $\mathrm{exe} 	o \mathrm{exe}$  |  |
| add, sub, and               |                                 |                                 |                                    |                                 |  |
| li                          | $\mathrm{exe} 	o \mathrm{exe}$  | $\mathrm{exe} 	o \mathrm{exe}$  | $\mathrm{exe} \to \mathrm{decode}$ | $\mathrm{exe} \to \mathrm{exe}$ |  |
| sw                          | $\mathrm{exe} \to \mathrm{exe}$ | $\mathrm{exe} \to \mathrm{exe}$ | $\mathrm{exe} \to \mathrm{decode}$ | //                              |  |

### 3-Cache

### 3.1-Direct-Mapped

Memoria con l linee(set) e w word per ogni blocco. Tutte le dimensioni sono da considerarsi in bit tranne la dimensione della cache.

| Nome                 | Formula                     | Notazione                |  |
|----------------------|-----------------------------|--------------------------|--|
| Dimensione indice    | log (1)                     | m                        |  |
| di linea             | $\log_2(l)$                 | n                        |  |
| Dimensione offset    | $\log_2(w\cdot 4)$          | m                        |  |
| di word              | $\log_2(w\cdot 4)$          | 111                      |  |
| Dimensione           | $w \cdot 4 \cdot 8$         | DBl                      |  |
| di un blocco         | $w \cdot 4 \cdot 6$         |                          |  |
| Dimensione           | 32-n-m                      | ag                       |  |
| $\det 	ag$           | 32 - n - m                  | lag                      |  |
| Dimensione           | V.bit(1)+tag+DBl            | DLn                      |  |
| di una linea         | V.DIU(1)+tag+DDI            | DLII                     |  |
| Dimensione           | $l\cdot \mathrm{DLn}$       | $\overline{\mathrm{DC}}$ |  |
| della cache(in byte) | $\iota \cdot \mathrm{DIII}$ | DC                       |  |

### **Esempio:**

$$l=32$$

$$w = 16$$

$$n=\log_2(32)=5$$

$$m = \log_2(16\cdot 4) = 6$$

$$DBl = 16 \cdot 4 \cdot 8 = 512$$

$$tag = 32 - 5 - 6 = 21$$

$$DLn = 1 + 21 + 512 = 534$$

$$\mathrm{DC} = 32 \cdot 534 = 17088 \; \mathrm{bit} = 2134 \; \mathrm{byte} \approx 2.1 \; \mathrm{KB}$$

### 3.2-Set-associative

Memoria con v vie, l linee(set) e w word per ogni blocco. Tutte le dimensioni sono da considerarsi in bit tranne la dimensione della cache.

| Nome                            | Formula                        | Notazione |
|---------------------------------|--------------------------------|-----------|
| Dimensione indice<br>di linea   | $\log_2(l)$                    | n         |
| Dimensione offset<br>di word    | $\log_2(w\cdot 4)$             | m         |
| Dimensione<br>di un blocco      | $w\cdot 4\cdot 8$              | DBl       |
| Dimensione<br>del tag           | 32-n-m                         | tag       |
| Dimensione<br>di una linea      | $V.bit(1)+LRU\ bit(1)+tag+DBl$ | DLn       |
| Dimensione della cache(in byte) | $v \cdot l \cdot \mathrm{DLn}$ | DC        |

### **Esempio:**

$$v = 4$$

$$l = 32$$

$$w = 16$$

$$n = \log_2(32) = 5$$

$$m = \log_2(16 \cdot 4) = 6$$

$$DBl = 16 \cdot 4 \cdot 8 = 512$$

$$tag = 32 - 5 - 6 = 21$$

$$DLn = 1 + 1 + 21 + 512 = 535$$

$$DC = 4 \cdot 32 \cdot 535 = 68480 \text{ bit} = 8560 \text{ byte} \approx 8.36 \text{ KB}$$

### 3.3-Riempire i campi di una linea

Dato un indirizzo A e una memoria con l linee e w word per blocco.(a fianco un esempio con l'indirizzo 256 e una memoria con 4 linee e 8 word).

I risultati devono essere numeri interi e anno approssimati per difetto.

| Nome       | Formula                                   | Notazione   |  |
|------------|-------------------------------------------|-------------|--|
| Numero     | A                                         | <b>#</b> ₽1 |  |
| del blocco | $\lfloor \frac{A}{w \cdot 4} \rfloor$     | #Bl         |  |
| Indice     | $\#\mathrm{Bl}\%l$                        | Id          |  |
| di linea   | #-D1/0t                                   | Iu          |  |
| Tag        | $\lfloor \frac{\#\mathrm{Bl}}{l} \rfloor$ | tag         |  |
| Offset     | $A\%(w\cdot 4)$                           | OBl         |  |
| blocco     | $A_{70}(w\cdot 4)$                        | ODI         |  |
| Offset     | $\lfloor \frac{\mathrm{OBl}}{4} \rfloor$  | Ow          |  |
| word       | $\lfloor \frac{1}{4} \rfloor$             | Ow          |  |

### Esempio:

$$w = 8$$

$$l=4$$

Chiamate alla cache sequenziali, ricordando che il bit di validità all'inizio è 0 e dopo che viene chiamato per la prima volta un indice diventa 1

|                     | 128  | 130 | 162  | 40   | 47  | 8    |
|---------------------|------|-----|------|------|-----|------|
| #Bl                 | 4    | 4   | 5    | 1    | 1   | 0    |
| $\operatorname{Id}$ | 0    | 0   | 1    | 1    | 1   | 0    |
| tag                 | 1    | 1   | 1    | 0    | 0   | 0    |
| Hit/Miss            | MISS | HIT | MISS | MISS | HIT | MISS |

### 3.3.1-Tipi di miss

Cold start: se #Bl non è mai stato caricato

Cap: se anche in una fully-associative il #Bl darebbe un MISS

Conflict: se il #Bl è stato già caricato ma poi sovrascritto da un'altro, ma non darebbe MISS in una fully-associative